Volltext verfügbar nach Anmeldung bzw. im Campus-Netz.
An Ultra Low Power Integer-N PLL with a High-Gain Sampling Phase Detector for IOT Applications in 65 nm CMOS.
In: Journal of Low Power Electronics & Applications, Jg. 13 (2023-12-01), Heft 4, S. 65-81
Online
academicJournal
Zugriff:
Titel: |
An Ultra Low Power Integer-N PLL with a High-Gain Sampling Phase Detector for IOT Applications in 65 nm CMOS.
|
---|---|
Autor/in / Beteiligte Person: | Tavakoli, Javad ; Lavasani, Hossein Miri ; Sheikhaei, Samad |
Link: | |
Zeitschrift: | Journal of Low Power Electronics & Applications, Jg. 13 (2023-12-01), Heft 4, S. 65-81 |
Veröffentlichung: | 2023 |
Medientyp: | academicJournal |
ISSN: | 2079-9268 (print) |
DOI: | 10.3390/jlpea13040065 |
Sonstiges: |
|