Zum Hauptinhalt springen

A New Hybrid Fault-Tolerant Architecture for Digital CMOS Circuits and Systems.

Tran, D. ; Virazel, A. ; et al.
In: Journal of Electronic Testing, Jg. 30 (2014-08-01), Heft 4, S. 401-413
Online academicJournal

Titel:
A New Hybrid Fault-Tolerant Architecture for Digital CMOS Circuits and Systems.
Autor/in / Beteiligte Person: Tran, D. ; Virazel, A. ; Bosio, A. ; Dilillo, L. ; Girard, P. ; Pravossoudovich, S. ; Wunderlich, H. J.
Link:
Zeitschrift: Journal of Electronic Testing, Jg. 30 (2014-08-01), Heft 4, S. 401-413
Veröffentlichung: 2014
Medientyp: academicJournal
ISSN: 0923-8174 (print)
DOI: 10.1007/s10836-014-5459-3
Schlagwort:
  • FAULT tolerance (Engineering)
  • COMPLEMENTARY metal oxide semiconductors
  • LOGIC circuit design
  • LOGIC circuits
  • ELECTRON research
  • FAULT tolerance (Engineering) *
  • COMPLEMENTARY metal oxide semiconductors *
  • LOGIC circuit design *
  • LOGIC circuits *
Sonstiges:
  • Nachgewiesen in: Academic Search Index
  • Sprachen: English

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -