Zum Hauptinhalt springen

A CMOS implementation of controller based all digital phase locked loop (ADPLL)

Balikai, Vikas ; Kittur, Harish M.
In: Circuit World, Jg. 47 (2020-05-06), S. 71-85
Online unknown

Titel:
A CMOS implementation of controller based all digital phase locked loop (ADPLL)
Autor/in / Beteiligte Person: Balikai, Vikas ; Kittur, Harish M.
Link:
Zeitschrift: Circuit World, Jg. 47 (2020-05-06), S. 71-85
Veröffentlichung: Emerald, 2020
Medientyp: unknown
ISSN: 0305-6120 (print)
DOI: 10.1108/cw-11-2019-0184
Schlagwort:
  • Frequency band
  • Computer science
  • 020208 electrical & electronic engineering
  • 020206 networking & telecommunications
  • 02 engineering and technology
  • Ring oscillator
  • Industrial and Manufacturing Engineering
  • Phase-locked loop
  • Time-to-digital converter
  • CMOS
  • Phase noise
  • 0202 electrical engineering, electronic engineering, information engineering
  • Electronic engineering
  • Electrical and Electronic Engineering
  • Phase frequency detector
  • Jitter
Sonstiges:
  • Nachgewiesen in: OpenAIRE
  • Rights: CLOSED

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -