Zum Hauptinhalt springen

Design of Power Efficient Phase Frequency Detector and Voltage Controlled Oscillator for PLL Applications in 45 nm CMOS Technology

Srivastava, Pawan ; Ram Chandra Singh Chauhan
In: Journal of University of Shanghai for Science and Technology, Jg. 23 (2021-11-09), S. 184-197
Online unknown

Titel:
Design of Power Efficient Phase Frequency Detector and Voltage Controlled Oscillator for PLL Applications in 45 nm CMOS Technology
Autor/in / Beteiligte Person: Srivastava, Pawan ; Ram Chandra Singh Chauhan
Link:
Zeitschrift: Journal of University of Shanghai for Science and Technology, Jg. 23 (2021-11-09), S. 184-197
Veröffentlichung: ADD Technologies, 2021
Medientyp: unknown
ISSN: 1007-6735 (print)
DOI: 10.51201/jusst/21/10879
Schlagwort:
  • Phase-locked loop
  • Voltage-controlled oscillator
  • Materials science
  • CMOS
  • business.industry
  • Hardware_INTEGRATEDCIRCUITS
  • General Engineering
  • Optoelectronics
  • Power efficient
  • Hardware_PERFORMANCEANDRELIABILITY
  • business
  • Phase frequency detector
  • Hardware_LOGICDESIGN
Sonstiges:
  • Nachgewiesen in: OpenAIRE
  • Rights: OPEN

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -