Zum Hauptinhalt springen

Design and Optimization of 4-bit Absolute-value Comparator Using CMOS & PTL Technique

Yu, Angquan ; Zhong, Yangchengzhen ; et al.
In: 2021 International Conference on Electronic Information Engineering and Computer Science (EIECS), 2021-09-23
Online unknown

Titel:
Design and Optimization of 4-bit Absolute-value Comparator Using CMOS & PTL Technique
Autor/in / Beteiligte Person: Yu, Angquan ; Zhong, Yangchengzhen ; Zhou, Xinming
Link:
Zeitschrift: 2021 International Conference on Electronic Information Engineering and Computer Science (EIECS), 2021-09-23
Veröffentlichung: IEEE, 2021
Medientyp: unknown
DOI: 10.1109/eiecs53707.2021.9588064
Schlagwort:
  • CMOS
  • Transmission gate
  • Pass transistor logic
  • Computer science
  • law
  • Logic gate
  • Transistor
  • Electronic engineering
  • Inverter
  • Power factor
  • Energy consumption
  • Hardware_LOGICDESIGN
  • law.invention
Sonstiges:
  • Nachgewiesen in: OpenAIRE
  • Rights: CLOSED

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -