Zum Hauptinhalt springen

Design and simulation of an innovative CMOS ternary 3 to 1 multiplexer and the design of ternary half adder using ternary 3 to 1 multiplexer

Mohd Ziauddin Jahangir ; Mounika, J.
In: Microelectronics Journal, Jg. 90 (2019-08-01), S. 82-87
Online unknown

Titel:
Design and simulation of an innovative CMOS ternary 3 to 1 multiplexer and the design of ternary half adder using ternary 3 to 1 multiplexer
Autor/in / Beteiligte Person: Mohd Ziauddin Jahangir ; Mounika, J.
Link:
Zeitschrift: Microelectronics Journal, Jg. 90 (2019-08-01), S. 82-87
Veröffentlichung: Elsevier BV, 2019
Medientyp: unknown
ISSN: 0026-2692 (print)
DOI: 10.1016/j.mejo.2019.05.007
Schlagwort:
  • 010302 applied physics
  • Combinational logic
  • Adder
  • Hardware_MEMORYSTRUCTURES
  • Computer science
  • 020208 electrical & electronic engineering
  • General Engineering
  • 02 engineering and technology
  • 01 natural sciences
  • Multiplexer
  • Logic synthesis
  • CMOS
  • Logic gate
  • 0103 physical sciences
  • Hardware_INTEGRATEDCIRCUITS
  • 0202 electrical engineering, electronic engineering, information engineering
  • Electronic engineering
  • Hardware_ARITHMETICANDLOGICSTRUCTURES
  • Ternary operation
  • Hardware_LOGICDESIGN
  • Electronic circuit
Sonstiges:
  • Nachgewiesen in: OpenAIRE
  • Rights: CLOSED

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -