Zum Hauptinhalt springen

Minimizing floating-body-induced threshold voltage variation in partially depleted SOI CMOS

Wei, A. ; Bair, L.A. ; et al.
In: IEEE Electron Device Letters, Jg. 17 (1996-08-01), S. 391-394
Online unknown

Titel:
Minimizing floating-body-induced threshold voltage variation in partially depleted SOI CMOS
Autor/in / Beteiligte Person: Wei, A. ; Bair, L.A. ; Antoniadis, Dimitri A.
Link:
Zeitschrift: IEEE Electron Device Letters, Jg. 17 (1996-08-01), S. 391-394
Veröffentlichung: Institute of Electrical and Electronics Engineers (IEEE), 1996
Medientyp: unknown
ISSN: 1558-0563 (print) ; 0741-3106 (print)
DOI: 10.1109/55.511585
Schlagwort:
  • Materials science
  • business.industry
  • Depletion-load NMOS logic
  • Electrical engineering
  • Silicon on insulator
  • Hardware_PERFORMANCEANDRELIABILITY
  • Computer Science::Other
  • Electronic, Optical and Magnetic Materials
  • Threshold voltage
  • CMOS
  • Hardware_GENERAL
  • Gate oxide
  • Logic gate
  • Hardware_INTEGRATEDCIRCUITS
  • Inverter
  • Optoelectronics
  • Electrical and Electronic Engineering
  • business
  • NMOS logic
  • Hardware_LOGICDESIGN
Sonstiges:
  • Nachgewiesen in: OpenAIRE
  • Rights: CLOSED

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -