Zum Hauptinhalt springen

Compact Modeling and Simulation of Circuit Reliability for 65-nm CMOS Technology

Wang, Wenping ; Krishnan, Anand T. ; et al.
In: IEEE Transactions on Device and Materials Reliability, Jg. 7 (2007-12-01), S. 509-517
Online unknown

Titel:
Compact Modeling and Simulation of Circuit Reliability for 65-nm CMOS Technology
Autor/in / Beteiligte Person: Wang, Wenping ; Krishnan, Anand T. ; Krishnan, Srikanth ; Vattikonda, Rakesh ; Cao, Yu ; Reddy, Vijay
Link:
Zeitschrift: IEEE Transactions on Device and Materials Reliability, Jg. 7 (2007-12-01), S. 509-517
Veröffentlichung: Institute of Electrical and Electronics Engineers (IEEE), 2007
Medientyp: unknown
ISSN: 1558-2574 (print) ; 1530-4388 (print)
DOI: 10.1109/tdmr.2007.910130
Schlagwort:
  • Negative-bias temperature instability
  • Subthreshold conduction
  • business.industry
  • Computer science
  • Transistor
  • Electrical engineering
  • Semiconductor device modeling
  • Ring oscillator
  • Circuit reliability
  • Electronic, Optical and Magnetic Materials
  • law.invention
  • CMOS
  • law
  • MOSFET
  • Electronic engineering
  • Electrical and Electronic Engineering
  • Safety, Risk, Reliability and Quality
  • business
Sonstiges:
  • Nachgewiesen in: OpenAIRE
  • Rights: CLOSED

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -