Zum Hauptinhalt springen

Voltage scaling – a novel approach for crosstalk reduction in global VLSI interconnects

Joshi, Ramesh C. ; Agarwal, R.P. ; et al.
In: Microelectronics International, Jg. 24 (2007-01-02), S. 40-45
Online unknown

Titel:
Voltage scaling – a novel approach for crosstalk reduction in global VLSI interconnects
Autor/in / Beteiligte Person: Joshi, Ramesh C. ; Agarwal, R.P. ; Sarkar, S. ; Brajesh Kumar Kaushik
Link:
Zeitschrift: Microelectronics International, Jg. 24 (2007-01-02), S. 40-45
Veröffentlichung: Emerald, 2007
Medientyp: unknown
ISSN: 1356-5362 (print)
DOI: 10.1108/13565360710725937
Schlagwort:
  • Engineering
  • Power–delay product
  • business.industry
  • Electrical engineering
  • Propagation delay
  • Dissipation
  • Voltage optimisation
  • Condensed Matter Physics
  • Atomic and Molecular Physics, and Optics
  • Surfaces, Coatings and Films
  • Electronic, Optical and Magnetic Materials
  • CMOS
  • Electronic engineering
  • Electrical and Electronic Engineering
  • business
  • Low voltage
  • Scaling
  • Voltage
Sonstiges:
  • Nachgewiesen in: OpenAIRE
  • Rights: CLOSED

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -