Zum Hauptinhalt springen

An Investigation for the Negative-Bias Temperature Instability Aware CMOS Logic

Kajal ; Vijay Kumar Sharma
In: Micro and Nanosystems, Jg. 13 (2021-12-01), S. 405-417
Online unknown

Titel:
An Investigation for the Negative-Bias Temperature Instability Aware CMOS Logic
Autor/in / Beteiligte Person: Kajal ; Vijay Kumar Sharma
Link:
Zeitschrift: Micro and Nanosystems, Jg. 13 (2021-12-01), S. 405-417
Veröffentlichung: Bentham Science Publishers Ltd., 2021
Medientyp: unknown
ISSN: 1876-4029 (print)
DOI: 10.2174/1876402913666210125144339
Schlagwort:
  • Physics
  • Negative-bias temperature instability
  • CMOS
  • business.industry
  • Hardware_INTEGRATEDCIRCUITS
  • Electrical engineering
  • Hardware_PERFORMANCEANDRELIABILITY
  • Building and Construction
  • business
  • Hardware_LOGICDESIGN
Sonstiges:
  • Nachgewiesen in: OpenAIRE

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -