Zum Hauptinhalt springen

CMOS op-amp circuit synthesis with geometric programming models for layout-dependent effects

Li, Jing ; Liu, Bo ; et al.
In: Thirteenth International Symposium on Quality Electronic Design (ISQED), 2012-03-01
Online unknown

Titel:
CMOS op-amp circuit synthesis with geometric programming models for layout-dependent effects
Autor/in / Beteiligte Person: Li, Jing ; Liu, Bo ; Yang, Bo ; Nakatake, Shigetoshi ; Zhang, Yu
Link:
Zeitschrift: Thirteenth International Symposium on Quality Electronic Design (ISQED), 2012-03-01
Veröffentlichung: IEEE, 2012
Medientyp: unknown
DOI: 10.1109/isqed.2012.6187534
Schlagwort:
  • Engineering
  • business.industry
  • Semiconductor device modeling
  • Hardware_PERFORMANCEANDRELIABILITY
  • Integrated circuit
  • Integrated circuit layout
  • Posynomial
  • law.invention
  • CMOS
  • law
  • Shallow trench isolation
  • Hardware_INTEGRATEDCIRCUITS
  • Electronic engineering
  • BSIM
  • business
  • Geometric programming
  • Hardware_LOGICDESIGN
Sonstiges:
  • Nachgewiesen in: OpenAIRE

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -