Zum Hauptinhalt springen

A low power and soft error resilience guard‐gated Quartro‐based flip‐flop in 45 nm CMOS technology

Sabavat Satheesh Kumar ; Blaabjerg, Frede ; et al.
In: IET Circuits, Devices and Systems, Jg. 15 (2021), Heft 6, S. 571-580
Online unknown

Titel:
A low power and soft error resilience guard‐gated Quartro‐based flip‐flop in 45 nm CMOS technology
Autor/in / Beteiligte Person: Sabavat Satheesh Kumar ; Blaabjerg, Frede ; Sundaram, Kumaravel ; Padmanaban, Sanjeevikumar ; Jens Bo Holm-Nielsen
Link:
Zeitschrift: IET Circuits, Devices and Systems, Jg. 15 (2021), Heft 6, S. 571-580
Veröffentlichung: Wiley, 2021
Medientyp: unknown
ISSN: 1751-8598 (print)
Schlagwort:
  • Guard (information security)
  • Computer engineering. Computer hardware
  • Materials science
  • business.industry
  • Electrical engineering
  • Hardware_PERFORMANCEANDRELIABILITY
  • Power (physics)
  • law.invention
  • TK7885-7895
  • Soft error
  • CMOS
  • Control and Systems Engineering
  • law
  • Hardware_INTEGRATEDCIRCUITS
  • Electrical and Electronic Engineering
  • Resilience (network)
  • business
  • Flip-flop
  • Hardware_LOGICDESIGN
Sonstiges:
  • Nachgewiesen in: OpenAIRE
  • Sprachen: English
  • File Description: application/pdf
  • Language: English
  • Rights: OPEN

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -