Zum Hauptinhalt springen

A Microprocessor implemented in 65nm CMOS with Configurable and Bit-scalable Accelerator for Programmable In-memory Computing

Jia, Hongyang ; Tang, Yinqi ; et al.
In: IEEE Journal of Solid-State Circuits, vol. 55, no. 9, pp. 2609-2621, Sept. 2020; (2018) S. 2609-2621
Online report

Titel:
A Microprocessor implemented in 65nm CMOS with Configurable and Bit-scalable Accelerator for Programmable In-memory Computing
Autor/in / Beteiligte Person: Jia, Hongyang ; Tang, Yinqi ; Valavi, Hossein ; Zhang, Jintao ; Verma, Naveen
Link:
Quelle: IEEE Journal of Solid-State Circuits, vol. 55, no. 9, pp. 2609-2621, Sept. 2020; (2018) S. 2609-2621
Veröffentlichung: 2018
Medientyp: report
DOI: 10.1109/JSSC.2020.2987714
Schlagwort:
  • Computer Science - Hardware Architecture
  • Computer Science - Artificial Intelligence
  • Computer Science - Computer Vision and Pattern Recognition
  • Computer Science - Machine Learning
Sonstiges:
  • Nachgewiesen in: arXiv
  • Collection: Computer Science
  • Document Type: Working Paper

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -