Zum Hauptinhalt springen

On the feasibility of nanoscale triple-gate CMOS transistors

YANG, Ji-Woon ; POSSUM, Jerry G
In: I.E.E.E. transactions on electron devices, Jg. 52 (2005), Heft 6, S. 1159-1164
Online academicJournal - print, 17 ref

Titel:
On the feasibility of nanoscale triple-gate CMOS transistors
Autor/in / Beteiligte Person: YANG, Ji-Woon ; POSSUM, Jerry G
Link:
Zeitschrift: I.E.E.E. transactions on electron devices, Jg. 52 (2005), Heft 6, S. 1159-1164
Veröffentlichung: New York, NY: Institute of Electrical and Electronics Engineers, 2005
Medientyp: academicJournal
Umfang: print, 17 ref
ISSN: 0018-9383 (print)
Schlagwort:
  • Electronics
  • Electronique
  • Sciences exactes et technologie
  • Exact sciences and technology
  • Sciences appliquees
  • Applied sciences
  • Electronique des semiconducteurs. Microélectronique. Optoélectronique. Dispositifs à l'état solide
  • Semiconductor electronics. Microelectronics. Optoelectronics. Solid state devices
  • Transistors
  • Circuits intégrés
  • Integrated circuits
  • Conception. Technologies. Analyse fonctionnement. Essais
  • Design. Technologies. Operation analysis. Testing
  • Electronique moléculaire, nanoélectronique
  • Molecular electronics, nanoelectronics
  • Canal court
  • Short channel
  • Canal corto
  • Conception circuit
  • Circuit design
  • Diseño circuito
  • Extensibilité
  • Scalability
  • Estensibilidad
  • Grille transistor
  • Transistor gate
  • Rejilla transistor
  • Implantation circuit intégré
  • Integrated circuit layout
  • Matériau dopé
  • Doped materials
  • Modèle 3 dimensions
  • Three dimensional model
  • Modelo 3 dimensiones
  • Nanoélectronique
  • Nanoelectronics
  • Nanoelectrónica
  • Simulation numérique
  • Numerical simulation
  • Simulación numérica
  • Technologie MOS complémentaire
  • Complementary MOS technology
  • Tecnología MOS complementario
  • Technologie autoalignée
  • Self aligned technology
  • Tecnología rejilla autoalineada
  • Technologie silicium sur isolant
  • Silicon on insulator technology
  • Tecnología silicio sobre aislante
  • Transistor MOS complémentaire
  • Complementary MOS transistor
  • Transistor MOS complementario
  • Transistor MOSFET
  • MOSFET
  • Transistor grille double
  • Dual gate transistor
  • Transistor de compuerta doble
  • Gate layout area
  • multigate MOSFETs
  • nanoscale CMOS
  • short-channel effects (SCEs)
Sonstiges:
  • Nachgewiesen in: PASCAL Archive
  • Sprachen: English
  • Original Material: INIST-CNRS
  • Document Type: Article
  • File Description: text
  • Language: English
  • Author Affiliations: Department of Electrical and Computer Engineering, University of Florida, Gainesville, FL 32611-6130, United States
  • Rights: Copyright 2005 INIST-CNRS ; CC BY 4.0 ; Sauf mention contraire ci-dessus, le contenu de cette notice bibliographique peut être utilisé dans le cadre d’une licence CC BY 4.0 Inist-CNRS / Unless otherwise stated above, the content of this bibliographic record may be used under a CC BY 4.0 licence by Inist-CNRS / A menos que se haya señalado antes, el contenido de este registro bibliográfico puede ser utilizado al amparo de una licencia CC BY 4.0 Inist-CNRS
  • Notes: Electronics

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -