Zum Hauptinhalt springen

Delay and power monitoring schemes for minimizing power consumption by means of supply and threshold voltage control in active and standby modes

NOMURA, Masahiro ; IKENAGA, Yoshifumi ; et al.
In: 2005 Symposium on VLSI CircuitsIEEE journal of solid-state circuits 41(4):805-814; Jg. 41 (2006) 4, S. 805-814
Online Konferenz - print, 7 ref

Titel:
Delay and power monitoring schemes for minimizing power consumption by means of supply and threshold voltage control in active and standby modes
Autor/in / Beteiligte Person: NOMURA, Masahiro ; IKENAGA, Yoshifumi ; TAKEDA, Koichi ; NAKAZAWA, Yoetsu ; AIMOTO, Yoshiharu ; HAGIHARA, Yasuhiko
Link:
Quelle: 2005 Symposium on VLSI CircuitsIEEE journal of solid-state circuits 41(4):805-814; Jg. 41 (2006) 4, S. 805-814
Veröffentlichung: New York, NY: Institute of Electrical and Electronics Engineers, 2006
Medientyp: Konferenz
Umfang: print, 7 ref
ISSN: 0018-9200 (print)
Schlagwort:
  • Electronics
  • Electronique
  • Sciences exactes et technologie
  • Exact sciences and technology
  • Sciences appliquees
  • Applied sciences
  • Electronique des semiconducteurs. Microélectronique. Optoélectronique. Dispositifs à l'état solide
  • Semiconductor electronics. Microelectronics. Optoelectronics. Solid state devices
  • Circuits intégrés
  • Integrated circuits
  • Conception. Technologies. Analyse fonctionnement. Essais
  • Design. Technologies. Operation analysis. Testing
  • Commande tension
  • Voltage control
  • Control tensión
  • Commutation
  • Switching
  • Conmutación
  • Consommation énergie électrique
  • Power consumption
  • Contrôle actif
  • Active control
  • Control activo
  • Courant fuite
  • Leakage current
  • Corriente escape
  • Courant grille
  • Gate current
  • Corriente rejilla
  • Electronique faible puissance
  • Low-power electronics
  • Grille transistor
  • Transistor gate
  • Rejilla transistor
  • Horloge
  • Clock
  • Reloj
  • Oxyde grille
  • Gate oxide
  • Oxido rejilla
  • Seuil tension
  • Voltage threshold
  • Umbral tensión
  • Système actif
  • Active system
  • Sistema activo
  • Technologie MOS complémentaire
  • Complementary MOS technology
  • Tecnología MOS complementario
  • Temps retard
  • Delay time
  • Tiempo retardo
  • Veille électrique
  • Electrical standby
  • CMOS
  • VDD control
  • VTH control
  • leakage current
  • low power
  • monitor
  • switching current
Sonstiges:
  • Nachgewiesen in: PASCAL Archive
  • Sprachen: English
  • Original Material: INIST-CNRS
  • Document Type: Conference Paper
  • File Description: text
  • Language: English
  • Author Affiliations: NEC Corporation, Sagamihara, Kanagawa 229-1198, Japan ; NEC Electronics Corporation, Kawasaki, Japan
  • Rights: Copyright 2006 INIST-CNRS ; CC BY 4.0 ; Sauf mention contraire ci-dessus, le contenu de cette notice bibliographique peut être utilisé dans le cadre d’une licence CC BY 4.0 Inist-CNRS / Unless otherwise stated above, the content of this bibliographic record may be used under a CC BY 4.0 licence by Inist-CNRS / A menos que se haya señalado antes, el contenido de este registro bibliográfico puede ser utilizado al amparo de una licencia CC BY 4.0 Inist-CNRS
  • Notes: Electronics

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -