Zum Hauptinhalt springen

Design and analysis of a 32 nm PVT tolerant CMOS SRAM cell for low leakage and high stability

SHENG, LIN ; KIM, Yong-Bin ; et al.
In: Integration (Amsterdam), Jg. 43 (2010), Heft 2, S. 176-187
academicJournal - print, 28 ref

Titel:
Design and analysis of a 32 nm PVT tolerant CMOS SRAM cell for low leakage and high stability
Autor/in / Beteiligte Person: SHENG, LIN ; KIM, Yong-Bin ; LOMBARDI, Fabrizio
Link:
Zeitschrift: Integration (Amsterdam), Jg. 43 (2010), Heft 2, S. 176-187
Veröffentlichung: Amsterdam: Elsevier, 2010
Medientyp: academicJournal
Umfang: print, 28 ref
ISSN: 0167-9260 (print)
Schlagwort:
  • Electronics
  • Electronique
  • Sciences exactes et technologie
  • Exact sciences and technology
  • Sciences appliquees
  • Applied sciences
  • Electronique des semiconducteurs. Microélectronique. Optoélectronique. Dispositifs à l'état solide
  • Semiconductor electronics. Microelectronics. Optoelectronics. Solid state devices
  • Transistors
  • Circuits intégrés
  • Integrated circuits
  • Conception. Technologies. Analyse fonctionnement. Essais
  • Design. Technologies. Operation analysis. Testing
  • Circuits intégrés par fonction (dont mémoires et processeurs)
  • Integrated circuits by function (including memories and processors)
  • Stockage et lecture de l'information
  • Storage and reproduction of information
  • Mémoires de masse magnétiques et optiques
  • Magnetic and optical mass memories
  • Mémoire accès direct
  • Random access memory
  • Memoria acceso directo
  • Mémoire non volatile
  • Non volatile memory
  • Memoria no volátil
  • Circuit intégré
  • Integrated circuit
  • Circuito integrado
  • Consommation électricité
  • Electric power consumption
  • Consumo electricidad
  • Courant fuite
  • Leakage current
  • Corriente escape
  • Dimensionnement
  • Dimensioning
  • Dimensionamiento
  • Dispositif à mémoire
  • Memory devices
  • Dissipation énergie
  • Energy dissipation
  • Disipación energía
  • Economies d'énergie
  • Energy savings
  • Ahorros energía
  • Etude comparative
  • Comparative study
  • Estudio comparativo
  • Facteur mérite
  • Figure of merit
  • Factor mérito
  • Mémoire accès direct statique
  • Static random access memory
  • Nanotechnologie
  • Nanotechnology
  • Nanotecnología
  • Programme SPICE
  • SPICE
  • Technologie MOS complémentaire
  • Complementary MOS technology
  • Tecnología MOS complementario
  • Temps retard
  • Delay time
  • Tiempo retardo
  • Transistor
  • Memory cell design
  • Process-voltage-temperature variation
  • Stability
Sonstiges:
  • Nachgewiesen in: PASCAL Archive
  • Sprachen: English
  • Original Material: INIST-CNRS
  • Document Type: Article
  • File Description: text
  • Language: English
  • Author Affiliations: Department of Electrical and Computer Engineering, Northeastern University, 360 Huntington Avenue, Boston, MA 02115, United States
  • Rights: Copyright 2015 INIST-CNRS ; CC BY 4.0 ; Sauf mention contraire ci-dessus, le contenu de cette notice bibliographique peut être utilisé dans le cadre d’une licence CC BY 4.0 Inist-CNRS / Unless otherwise stated above, the content of this bibliographic record may be used under a CC BY 4.0 licence by Inist-CNRS / A menos que se haya señalado antes, el contenido de este registro bibliográfico puede ser utilizado al amparo de una licencia CC BY 4.0 Inist-CNRS
  • Notes: Electronics

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -