Zum Hauptinhalt springen

Optimization of the wire grid size for differential routing: Analysis and impact on the power-delay-area tradeoff

ALIOTO, Massimo ; BADEL, Stéphane ; et al.
In: Microelectronics journal, Jg. 41 (2010), Heft 10, S. 669-679
academicJournal - print, 20 ref

Titel:
Optimization of the wire grid size for differential routing: Analysis and impact on the power-delay-area tradeoff
Autor/in / Beteiligte Person: ALIOTO, Massimo ; BADEL, Stéphane ; LEBLEBICI, Yusuf
Link:
Zeitschrift: Microelectronics journal, Jg. 41 (2010), Heft 10, S. 669-679
Veröffentlichung: Kidlington: Elsevier, 2010
Medientyp: academicJournal
Umfang: print, 20 ref
ISSN: 0959-8324 (print)
Schlagwort:
  • Electronics
  • Electronique
  • Sciences exactes et technologie
  • Exact sciences and technology
  • Sciences appliquees
  • Applied sciences
  • Electronique des semiconducteurs. Microélectronique. Optoélectronique. Dispositifs à l'état solide
  • Semiconductor electronics. Microelectronics. Optoelectronics. Solid state devices
  • Circuits intégrés
  • Integrated circuits
  • Conception. Technologies. Analyse fonctionnement. Essais
  • Design. Technologies. Operation analysis. Testing
  • Fabrication microélectronique (technologie des matériaux et des surfaces)
  • Microelectronic fabrication (materials and surfaces technology)
  • Circuits électriques, optiques et optoélectroniques
  • Electric, optical and optoelectronic circuits
  • Propriétés des circuits
  • Circuit properties
  • Circuits électroniques
  • Electronic circuits
  • Circuits numériques
  • Digital circuits
  • Circuit intégré
  • Integrated circuit
  • Circuito integrado
  • Circuit VLSI
  • VLSI circuit
  • Circuito VLSI
  • Circuit numérique
  • Digital circuit
  • Circuito numérico
  • Conception circuit
  • Circuit design
  • Diseño circuito
  • Electronique faible puissance
  • Low-power electronics
  • Fil
  • Thread
  • Hilo
  • Interconnexion
  • Interconnection
  • Interconexión
  • Logique mode courant
  • Current-mode logic
  • Optimisation
  • Optimization
  • Optimización
  • Technologie MOS complémentaire
  • Complementary MOS technology
  • Tecnología MOS complementario
  • Temps retard
  • Delay time
  • Tiempo retardo
  • VLSI
  • 8540L
  • Differential routing
  • Interconnects
  • Low power
Sonstiges:
  • Nachgewiesen in: PASCAL Archive
  • Sprachen: English
  • Original Material: INIST-CNRS
  • Document Type: Article
  • File Description: text
  • Language: English
  • Author Affiliations: Department of Information Engineering, University of Siena, Italy ; Microelectronic Systems Laboratory, Ecole Polytechnique Fédérale de Lausanne, Lausanne, Switzerland
  • Rights: Copyright 2015 INIST-CNRS ; CC BY 4.0 ; Sauf mention contraire ci-dessus, le contenu de cette notice bibliographique peut être utilisé dans le cadre d’une licence CC BY 4.0 Inist-CNRS / Unless otherwise stated above, the content of this bibliographic record may be used under a CC BY 4.0 licence by Inist-CNRS / A menos que se haya señalado antes, el contenido de este registro bibliográfico puede ser utilizado al amparo de una licencia CC BY 4.0 Inist-CNRS
  • Notes: Electronics

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -