Zum Hauptinhalt springen

A 521pW, 0.016%/V Line Sensitivity Self-Biased CMOS Voltage Reference With DIBL Effect Compensation Using Adaptive VGS Control

Yu, K. ; Yang, S. ; et al.
In: IEEE Transactions on Circuits and Systems II: Express Briefs, Jg. 71 (2024-04-01), Heft 4, S. 1754-1758
Online academicJournal

Titel:
A 521pW, 0.016%/V Line Sensitivity Self-Biased CMOS Voltage Reference With DIBL Effect Compensation Using Adaptive VGS Control
Autor/in / Beteiligte Person: Yu, K. ; Yang, S. ; Li, S. ; Huang, M.
Link:
Zeitschrift: IEEE Transactions on Circuits and Systems II: Express Briefs, Jg. 71 (2024-04-01), Heft 4, S. 1754-1758
Veröffentlichung: 2024
Medientyp: academicJournal
ISSN: 1549-7747 (print) ; 1558-3791 (print)
DOI: 10.1109/TCSII.2023.3328867
Sonstiges:
  • Nachgewiesen in: IEEE Xplore Digital Library

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -