Zum Hauptinhalt springen

Demonstration of CMOS-Compatible Multi-Level Graphene Interconnects With Metal Vias

Agashiwala, Kunjesh ; Jiang, Junkai ; et al.
In: IEEE Transactions on Electron Devices, Jg. 68 (2021-04-01), Heft 4
Online academicJournal - 2083 - 2091

Titel:
Demonstration of CMOS-Compatible Multi-Level Graphene Interconnects With Metal Vias
Autor/in / Beteiligte Person: Agashiwala, Kunjesh ; Jiang, Junkai ; Parto, Kamyar ; Zhang, Dujiao ; Yeh, Chao-Hui ; Banerjee, Kaustav
Link:
Zeitschrift: IEEE Transactions on Electron Devices, Jg. 68 (2021-04-01), Heft 4
Veröffentlichung: eScholarship, University of California, 2021
Medientyp: academicJournal
Umfang: 2083 - 2091
Schlagwort:
  • Resistance
  • Silicon compounds
  • Wires
  • Graphene
  • Metals
  • Integrated circuit interconnections
  • Substrates
  • CMOS-compatible
  • doped multilayer graphene
  • dual-damascene
  • electromigration
  • graphene capping-layer
  • interconnects
  • multi-level
  • reliability
  • self-heating
  • solid-phase diffusion
  • subtractive etching
  • Electrical and Electronic Engineering
  • Applied Physics
Sonstiges:
  • Nachgewiesen in: eScholarship
  • Document Type: article
  • File Description: application/pdf
  • Rights: public

Klicken Sie ein Format an und speichern Sie dann die Daten oder geben Sie eine Empfänger-Adresse ein und lassen Sie sich per Email zusenden.

oder
oder

Wählen Sie das für Sie passende Zitationsformat und kopieren Sie es dann in die Zwischenablage, lassen es sich per Mail zusenden oder speichern es als PDF-Datei.

oder
oder

Bitte prüfen Sie, ob die Zitation formal korrekt ist, bevor Sie sie in einer Arbeit verwenden. Benutzen Sie gegebenenfalls den "Exportieren"-Dialog, wenn Sie ein Literaturverwaltungsprogramm verwenden und die Zitat-Angaben selbst formatieren wollen.

xs 0 - 576
sm 576 - 768
md 768 - 992
lg 992 - 1200
xl 1200 - 1366
xxl 1366 -